SylabUZ
Nazwa przedmiotu | Hardware control systems |
Kod przedmiotu | 06.2-WE-AutP-HCS-Er |
Wydział | Wydział Informatyki, Elektrotechniki i Automatyki |
Kierunek | Automatyka i robotyka |
Profil | ogólnoakademicki |
Rodzaj studiów | Program Erasmus |
Semestr rozpoczęcia | semestr zimowy 2017/2018 |
Semestr | 5 |
Liczba punktów ECTS do zdobycia | 3 |
Typ przedmiotu | obieralny |
Język nauczania | angielski |
Sylabus opracował |
|
Forma zajęć | Liczba godzin w semestrze (stacjonarne) | Liczba godzin w tygodniu (stacjonarne) | Liczba godzin w semestrze (niestacjonarne) | Liczba godzin w tygodniu (niestacjonarne) | Forma zaliczenia |
Wykład | 15 | 1 | - | - | Zaliczenie na ocenę |
Laboratorium | 30 | 2 | - | - | Zaliczenie na ocenę |
zapoznanie studentów z podstawowymi technikami specyfikacji, modelowania i syntezy sprzętowych systemów sterowania
zapoznanie studentów ze złożonymi strukturami programowalnymi
ukształtowanie podstawowych umiejętności w zakresie projektowania układów sterowania wykorzystując języki opisu sprzętu
Podstawy techniki cyfrowej i mikroprocesorowej, Sterowanie procesami dyskretnymi
Get acquainted with elementary digit systems. Basic logic gates. Basic digital flip-flops. Combined and sequential digital functional blocks (multiplexers, decoders / demultiplexers, counters, registers, memories). Decomposition of the digital circuit into the control and operating part. Methods of description of control and operating parts of the digital circuit. Cooperation of the operating system with the control system. Design of combination and sequential control systems using digital functional blocks. Design of digital control circuits using PLD, CPLD and FPGA programmable logic structures (introduction, internal design of PLD, CPLD and FPGA systems, design examples). Introduction to digital circuit design using hardware description languages (general VHDL model structure, VHDL VHDL example, VHDL language features, VHDL applications). Basic issues of VHDL language (model structure, data objects, data types).
Specification of digital behavior using process instructions (process structure, sensitivity list, basic sequential VHDL instructions, for example conditional statements and loops). Specification of the structure description of the digital system in VHDL (structural description elements, configuration instruction, replication statement, test procedure elements, test component instance, test vectors definition, assertion statement). Designing digital IPs (Intellectual Property) using VHDL. Application of VHDL language and programmable logic structures (PLD, CPLD and FPGA) in the design of digital control circuits
Lecture: Conventional / Traditional Lecture
Laboratory: laboratory exercises using computer hardware
Opis efektu | Symbole efektów | Metody weryfikacji | Forma zajęć |
Lecture - a condition of credit is to obtain positive grades from written or oral tests conducted at least once in a semester
Laboratory - a condition of credit is to obtain positive grades from all laboratory exercises, intended to be implemented within the laboratory program
Components of the final grade = lecture: 50% + laboratory: 50%
Zmodyfikowane przez dr inż. Michał Doligalski (ostatnia modyfikacja: 30-04-2017 21:09)